Компания Ventana представила процессор Veyron V2 RISC-V, предназначенный для операторов центров обработки данных и гиперскейлеров, который поможет им сделать свои серверы намного точнее и быстрее.
Вскоре после запуска чипсетов Veyron V1 в начале этого года компания выпустила преемника, который может предложить концентратор ввода-вывода и ускорители в сочетании со стандартом подключения чиплетов UCI Express, обеспечивающим 192 ядра на сокет.
В концептуальном примере шесть 32-ядерных чиплетов V2 были подключены к концентратору ввода-вывода через UCI-Express и дополнены ускорением, зависящим от домена. Концентратор ввода-вывода также можно подключить к памяти и компонентам через контроллеры DDR5 и PCIe 5.0. Однако компания заявляет, что предприятия могут заменить контроллеры DDR5 на контроллеры HBM3, если захотят. Следующая платформа.
Гиперскейлеры обращают внимание на Ventana
Причина, по которой Ventana выпустила свое следующее поколение после того, как Veyron V1 был выпущен ранее в этом году, заключается в том, что эта версия использовала стандарт Bunch of Wires (BoW) для соединения чипсетов — лучший на тот момент доступный стандарт.
Но затем в марте прошлого года Intel выпустила стандарт UCI Express, который оказался превосходным вариантом для соединения чипсетов, и Ventana, не теряя времени, интегрировала эту технологию в следующую версию своей технологии чипов.
Одним из наиболее многообещающих аспектов этого компонента является бенчмаркинг. Цифры компании показывают, что 192-ядерный процессор Veyron 2 RISC-V весьма существенно превосходит некоторых конкурентов по пропускной способности.
К ним относятся 64-ядерный Arm Neoverse V2, 56-ядерный Intel Xeon SPR 8400+, 96-ядерный AMD EPYC Genoa 9654 и 12-ядерный AMD EPYC Bergamo 9754.
Процессор Ventana Veyron V2 постоянно содержит на 23% больше целых чисел, чем процессор AMD Bergamo, который входит в число самых быстрых процессоров на рынке, что делает его весьма конкурентоспособным вариантом для бизнеса.
Базовая модель Veyron V2 включает четыре чипсета по 128 ядер и восемь каналов оперативной памяти DDR5 и поступит в производство в третьем квартале следующего года. Это связано с тем, что производство зависит от наличия стандарта UCI-Express 1.1 PHY.