- AMDS MI400 APU заканчивается в 2026 году, увеличивает эффективность KI, HPC и расчета
- Новый дизайн содержит две средства с восемью XCD, причем плотность MI300 удвоена
- Multimedia IO разгрузка задач ввода -вывода и может интегрировать Xilinx FPGA Tech
Инстинкт MI400 APU от AMD должен прибыть в 2026 году. MI400 разработан для ИИ, машинного обучения и рабочих нагрузок HPC. Он будет строить на модульной архитектуре Team Red. Ожидается, что это увеличит плотность компенсации, эффективность электроэнергии и масштабируемость.
Он также может сыграть роль в будущих суперкомпьютинг -проектах, включая возможного преемника из Эль -Капитана, но до сих пор AMD только подтвердил, что MI400 будет использовать архитектуру кДНК «Next».
UT патч, который обновляет заголовок API для MES (MicroEngine Pcheduler) v12, из Мечта Колаканта (и отчеты о Видеокарта), предлагает представление о его конфигурации.
Согласно патчу, MI400 будет содержать две активные импульсы интерпозеров (СПИД) с четырьмя ускоренными расстройствами расчета (XCD) в общей сложности восемь XCD. Это удваивает число XCD на помощь по сравнению с MI300. Интегрируя больше расчетов в меньшее количество интерполеров, AMD может снизить задержку и повысить эффективность и в то же время увеличить пропускную способность данных, что имеет решающее значение для рабочей нагрузки AI и HPC.
Однако Мечта Колаканта Он указывает: «Если MI400 следует аналогичной марке CPU Complex (CCD) и вспомогательные сбережения, такие как MI300, в соответствии с которыми некоторые процессоры СПИДа, а не ускорители посвящены максимальному количеству XCD в некоторых конфигурациях, возможно, на четыре, могут быть ограниченным четырьмя, возможно, потенциальным снижением количества XCD по сравнению с Mi300a -Apu. «
Увлекательным дополнением к MI400 является мультимедийный io (средний), который отделяет мультимедийный двигатель от СПИДа. MID, вероятно, будет управлять контроллерами памяти, медиа -двигателей и логики интерфейса, чтобы компьютер мог сконцентрировать задачи обработки. Патчи указывают на поддержку до двух в середине середины, которые, вероятно, назначают одну помощь.
Этот новый компонент может быть первой интеграцией AMD Versal/Xilinx FPGA Технология в его созвездии ускорителя. В 2022 году AMD объявил, что хочет включить в свой портфель процессора Xilinx FPGA-AI. Это также может быть карта ускорения серии Alveo -калькуляции.
Патчи также относятся к таблице, получая вкладку (RRMT), с которой прошивка может использоваться для направления транзакций регистрации на конкретные средства СПИДа, XCD или в середине.
AMD еще не опубликовал никаких официальных рендеров или спецификаций для серии MI400. После серии Intinkter MI350 (на основе архитектуры CDNA 4 на архитектуре CDNA 4), мы надеемся, что в этом году будут созданы дополнительные детали.